TUGAS PRAKTIKUM SISTEM DIGITAL
BAB V
PENYUSUN :
Nama : Febrian Budi Prabowo
Nim : (12309180)
Plug : 2
Asisten Dosen : Jeffry Senoaji
JURUSAN TEKNIK INFORMATIKA
FAKULTAS TEKNOLOGI INDUSTRI
UNIVERSITAS PEMBANGUNAN NASIONAL
“VETERAN” YOGYAKARTA
2011
1. Jawaban mengapa Flip-flop ketika direset nilainya akan berubah
R‐S Flip‐Flop akan aktif jika terjadi perubahan clock dan clock bernilai 1. Output dari R‐S Flip‐Flop tidak akan berubah jika kedua masukan bernilai 0. Dan jika keduanya bernilai 1 maka kedua keluaran akan bernilai 1 dan akan disebut sebagai kondisi yang terlarang,karena jika masukkan diubah menjadi 0 maka outputannya tidak akan bisa terprediksi, bisa 0 ataupun 1. Kondisi ini berarti menerapkan suatu pemicu pada kedua masukan S dan R pada saat yang sama. Yang dimaksud kondisi terlarang yaitu keadaaan yang tidak diperbolehkan kondisi output Q sama dengan Q not yaitu pada saat S=0 dan R=0. Yang dimaksud dengan kondisi memori yaitu saat S=1 dan R=1, output Q dan Qnot akan menghasilkan perbedaan yaitu jika Q=0 maka Qnot=1 atau sebaliknya jika Q=1 maka Q not =0.
CRS Flip-flop adalah clocked RS-FF yang dilengkapi dengan sebuah terminal pulsa clock. Pulsa clock ini berfungsi mengatur keadaan Set dan Reset. Bila pulsa clock berlogik 0, maka perubahan logik pada input R dan S tidak akan mengakibatkan perubahan pada output Q dan Qnot. Akan tetapi apabila pulsa clock berlogik 1, maka perubahan pada input R dan S dapat mengakibatkan perubahan pada output Q dan Q not.
2. Master Slave Flip-flop
JK flip-flop sering disebut dengan JK FF induk hamba atau Master Slave JK FF karena terdiri dari dua buah flip-flop, yaitu Master FF dan Slave FF. Master Slave JK FF ini memiliki 3 buah terminal input yaitu J, K dan Clock. Sedangkan IC yang dipakai untuk menyusun JK FF adalah tipe 7473 yang mempunyai 2 buah JK flip-flop dimana lay outnya dapat dilihat pada Vodemaccum IC (Data bookc IC). Kelebihan JK FF terhadap FF sebelumnya yaitu JK FF tidak mempunyai kondisi terlarang artinya berapapun input yang diberikan asal ada clock maka akan terjadi perubahan pada output.
Symbol Master Slave flip-flop :Skema Master Slave FF :
IC yang digunakan pada Flip_flop master salve adalah IC(7472)


